前言:想要寫出一篇引人入勝的文章?我們特意為您整理了寬帶多路前端接收電路設計范文,希望能給你帶來靈感和參考,敬請閱讀。
摘要:隨著短波通信技術的發展,傳統以硬件劃分信道為主的短波寬帶接收模式無法實時處理大量寬帶信息,因而無法滿足日益增長的應用需求。短波寬帶多路接收技術提供了目前短波快速選頻建鏈、短波信號快速捕獲監測等“熱門”應用的解決方案。文章運用短波寬帶多路接收技術,設計了一種基于短波通信的寬帶多路前端接收電路,明確了前端接收電路概要框圖、射頻信道和射頻本振鎖相環電路組成等,同時討論了設計中需要攻克的關鍵技術和解決方案。
關鍵詞:短波通信;短波寬帶接;多相濾波
0引言
短波通信寬帶多路接收技術是當前理論和工程實踐的一個重要研究內容。涉及快速ADC變換、多速率變頻處理、多相濾波、快速信息檢測等諸多關鍵技術需研究和克服。但因短波寬帶接收模式可同時接收處理多路信號、降低系統響應時間、提高復雜信號處理能力等優勢,因此采用寬帶接收機作為短波信號前端逐步成為短波通信的主要發展方向。本文設計的一種基于短波通信的寬帶多路前端接收電路,綜合考慮了前端非線性、多相濾波、低噪聲放大、自動增益控制、帶外干擾濾除、高靈敏度等指標的綜合權衡,是短波寬帶接收機硬件電路設計的“第一道”關口,對提高短波寬帶接收性能具有重要意義。
1設計方案
由射頻信道、射頻本振、模數轉換器ADC、處理與控制FPGA芯片、電源、時鐘等組成。射頻信道與射頻本振將接收到的射頻信號轉換為ADC可以處理的中頻信號,并實現信道增益的自動控制(AGC)。FPGA通過計算ADC送來的數據發送信道控制命令,并與信號處理單元實現命令與數據的通信。時鐘部分除了為射頻本振與FPGA提供參考時鐘外,還提供一路基準時鐘信號送至其它模塊作為工作基準時鐘。
1.1射頻信道
包括保護電路、天線衰減電路、射頻濾波、高線性混頻、兩種帶寬中頻濾波、中頻放大、AGC控制電路和功率分配電路。保護電路由氣體放電管與鉗位二級管組成,在受到雷擊等強干擾時保護后級電路不被損壞;天線衰減電路由10dB、20dB兩級衰減網絡串聯而成,實現最大30dB的信號衰減,用微型繼電器切換控制;第一級射頻濾波采用九階橢圓低通級聯和五階切比雪夫低通濾波器,濾除帶外干擾;為提升系統的靈敏度指標,射頻部分配置了一款高線性平衡低噪聲放大器,增益9dB,噪聲系數1.5dB,輸出IP3為40dBm;高性能混頻器實現前端輸入的射頻信號與射頻本振送來的本振信號相混頻,得到高中頻信號,采用四個MOSFET構成環形混頻器,非線性指標優異,輸出IP3在35dBm以上;在混頻器的前端加入一個五階切比雪夫低通濾波器,以補償橢圓濾波器對高頻抑制的不足,可獲得較高的鏡像和中頻抑制;為了改善中頻信號的信噪比,在中頻濾波器之前配置了一款單邊低噪聲放大器,增益6dB,噪聲系數1.6dB,輸出IP3為38dBm,同時具有較高的二階性能;中頻濾波器用于將所需的信號從寬帶頻譜中選擇出來,濾除無用的干擾,分兩級配置:一個置于第一級中頻放大器之前,對混頻器的輸出進行預濾波,降低對放大器的要求,提升系統三階指標;另一個濾波器置于第一級中頻放大器之后,利用良好的矩形系數實現對帶外無用信號的抑制,兩個濾波器疊加后的響應應滿足射頻信道的頻率響應平坦度要求;中頻放大器用于將濾波器選出的信號放大到數字信號處理單元所需的電平,共有四級放大電路:第一級、二級、四級放大器型號相同,噪聲系數3.5dB,增益16dB,第三級高增益放大器采用可配置增益放大器,以方便生產調試;自動增益控制電路由兩級可控數字衰減器組成,每級實現31dB的衰減量,1dB的衰減步進,共實現最大62dB的衰減,可與天線衰減器一起共實現超過90dB的控制量;功率分配電路將中頻信號分為兩路,一路送給本單元的ADC,一路送往數字信號處理單元。
1.2射頻本振
射頻本振鎖相環電路框圖如圖3所示,由參考鎖相環與本振鎖相環組成。標頻采用81.92MHz恒溫晶體振蕩器(OCXO),頻率穩定度可達1×10-8/d,具有優良的相位噪聲性能。參考鎖相環用于產生本振鎖相環的參考頻率。壓控振蕩器Ⅰ采用壓控晶體振蕩器(VCXO)產生高頻譜純度的本振參考信號,這個信號的頻率使用PLL芯片中的整數鎖相環實現,由分頻器、VCXO、鑒相器及環路濾波器構成的參考鎖相環鎖定在基準頻率上,其與標頻的關系為:fr=128×(8192÷125)=16.777216MHz(鑒相頻率為131.072kHz);本振鎖相環為射頻信道提供混頻用的本振信號,要求步進達到1Hz,誤差0.01Hz(1×10-8);采用PLL芯片的小數環設計,環路射頻頻率16分頻后輸出,16Hz的步進要求小數分頻器的步進最小為:16777216÷16=1048576=220(20位最大數為1048575),即小數分頻器的小數分頻模位數需達到21位以上,方可滿足要求;本振信號頻率與本振參考頻率的關系為:FL=(N.F×16.777216MHz)÷16=63.078~93.078MHz,其中N.F為小數分頻比。射頻本振鎖相環的輸出采用寬帶低噪聲放大器,為射頻信道混頻器提供電平達+17dBm的本振信號,以保證混頻器的三階性能對本振的需求,使用7階橢圓高通濾波器濾除本振信號的低頻端干擾。
2關鍵技術及解決途徑
2.1多速率變頻處理技術
多速率信號處理是實現信號處理數字化的關鍵,雖然采樣定理的應用降低了所需的射頻采樣速率,但從對軟件無線電的要求來看,帶通采樣的帶寬越寬越好,這樣對不同信號會有更好的適應性,可以簡化系統設計。提高采樣速率可提高采樣量化的信噪比,但采樣后的數據流速率也會很高,這樣會導致后續的信號處理速度難以跟上。特別是對寬帶多路信號處理,其計算量大,數據吞吐率太高很難滿足實時性要求,這樣就必要對A/D后的數據流進行降速處理。多速率信號變頻處理技術為這種降速處理的實現提供了理論依據,該技術實質上是對采樣后離散序列的重采樣過程,抽取和內插是其基本環節,可將數字濾波器的轉移函數分解成若干個不同相位的組,以提高抽取內插器的計算效率,有利于信號的實時處理,簡化濾波器的設計。
2.2多相濾波技術
多速率信號處理的核心目的是在不改變信號攜帶信息的條件下降低信號的流速率,以減輕對信號處理器件的運算速度的壓力,來最大化地提高系統效能。而多相濾波器起著抑制鏡像干擾和鄰頻道干擾的重要作用,其設計直接影響著整個系統的接收性能。對信號進行多速率處理時,要在信號的抽取之前和信號的插值之后進行信號的限帶濾波。抽取是信號頻譜擴展的過程、插值是信號頻譜壓縮的過程,若不進行限帶濾波,則抽取后信號頻譜在周期延拓擴展的過程中將會引起頻譜的混疊造成信號的改變,使信號信息產生變化;同理,插值的過程沒有限帶時,也將會使冗余信息壓縮進信號的頻譜中,造成信號攜帶信息的改變,使信號失真。濾波器分別放置在抽取器之前和內插器之后。而這兩個位置恰恰是信號流速率相較另一側更高的一端,這會增大信號處理的運算量。對限帶濾波器h[n]的Z變換進行分析,H(z)可以轉化為如下形式:再根據抽取與濾波器之間的恒等變換,可以把抽取系統轉化等效的多相形式。濾波器的運算是在對信號進行抽取之后進行,這就降低了原信號的信號流速率,使后續對信號處理過程的運算量大大的降低了。這就體現出了多相濾波形式的一大優勢,并且還可以根據后續處理的要求,采取不同的多相形式來提高系統的效率,節省了系統的內部資源。
3結語
短波寬帶多路接收技術是目前發展起來的一種新技術,在短波快速選頻建鏈、短波信號監測等方面獲得了很好應用。如國內最新發展起來的具有頻譜感知和快速信號檢測能力的短波建鏈技術,依托了寬帶并行多路接收機進行本地噪聲監測、多頻點快速同步探測,實時感知頻譜,結合經驗數據,通過通信效能分析,實現了兩點間的頻率快速優選與建鏈,提高了短波通信建鏈成功率和建鏈速度。本文設計的短波通信寬帶多路前端接收電路,可為工廠、研究所、高等院校等提供借鑒和參考。
參考文獻:
[1]王志文.短波3GALE同步組網技術研究及仿真[J].通信技術,2013,46(9):64-67.
[2]吳國棟.高速ADC在短波寬帶接收系統中的應用[J].無線互聯科技,2017,15(8):15-17.
[3]曲阜平,賈宏雷.一種適用于短波信號寬帶檢查的快速算法[J].電子信息對抗技術,2015,30(1):63-65.
[4]王權,江樺,陳含欣.基于形態濾波的短波信號檢測算法[J].信息與電子工程,2011,9(6):733-738.
作者:陳飄滌 單位:武漢瑞豐通訊設備有限公司