前言:小編為你整理了5篇電路設計論文參考范文,供你參考和借鑒。希望能幫助你在寫作上獲得靈感,讓你的文章更加豐富有深度。
1高速數字電路設計技術的研究要點
在高速數字電路設計技術的研究中,最為主要的研究點在于:
(1)高速數字電路信號的完整性;
(2)高速數字電路電源的設計兩個方面。在本節中,筆者將進行系統的闡述,強化對高速數字電路設計的認識與研究。具體而言,主要在于以下幾點內容:
1.1高速數字電路信號的完整性設計
在高速數字電路信號的完整性設計中,最主要的研究要點在于兩個方面:一是不同電路信號網傳輸信號的干擾情況;二是不同信號在電路信號網中的相互干擾情況。也就是說,在電路信號的完整性中,信號干擾是最為關鍵的因素,無論是對于干擾問題,還是對于反射問題,都是高速數字電路信號完整性設計的研究要點。在理想狀態之下,不同阻抗是相等的,存在相互匹配性。所以,在電路設計的過程中,要特別注意阻抗的控制,阻抗過小(過大)都會對線路中的電流及電壓造成影響,進而形成信號干擾問題。當然,在高速數字電路的設計中,是很難以讓臨界阻抗與電路新城相互匹配的狀態,這就強調,高速數字電路信號系統,應最可能的處于較為合適的狀態,以最大程度上提高高速數字電路的信號質量。
1.2高速數字電路電源的設計
1二分頻單元設計
本次設計基于TSPC實現2n分頻,即二分頻單元是最基本單元模塊。本設計采用基于TSPC結構的D觸發器搭建二分頻單元。
1.1基于TSPC的D觸發器
基于TSPC的D觸發器電路采用11個晶體管構成的四級鐘控互補輸出方式實現,其中D為輸入信號,Q為輸出信號,φ為時鐘信號。從圖中可以得到:當“φ=0”時,第1級電路將開啟鎖存器從而接收輸入信號D,同時第2級的輸出被預充電,第3、4級保持原有狀態不變。當“φ=1”時,第1級的輸出信號將作為第2級的輸入,產生第2級新的輸出信號,第3級將采樣第2級的輸出信號傳送輸出到第4級,第4級反相輸出對應信號得到輸出Q值。由于采用動態結構,該觸發器晶體管數目少,且功耗較低,有利于達到后續多級級聯結構中高性能、低功耗的設計目標。
1.2基于D觸發器的二分頻電路
基于D觸發器的二分頻電路由13個晶體管構成的互補反饋控制電路實現。當輸入信號D頻率為500MHz,脈沖電壓為1.8V,從圖中可以看到,基于TSPCD觸發器構成的二分頻單元可以準確地實現二分頻的功能。
1.3二分頻電路的優化
一、完善課程設置
合理設置課程體系和課程內容,是提高人才培養水平的關鍵。2009年,黑龍江大學集成電路設計與集成系統專業制定了該專業的課程體系,經過這幾年教學工作的開展與施行,發現仍存在一些不足之處,于是在2014年黑龍江大學開展的教學計劃及人才培養方案的修訂工作中進行了再次的改進和完善。首先,在課程設置與課時安排上進行適當的調整。對于部分課程調整其所開設的學期及課時安排,不同課程中內容重疊的章節或相關性較大的部分可進行適當刪減或融合。如:在原來的課程設置中,“數字集成電路設計”課程與“CMOS模擬集成電路設計”課程分別設置在教學第六學期和第七學期。由于“數字集成電路設計”課程中是以門級電路設計為基礎,所以學生在未進行模擬集成電路課程的講授前,對于各種元器件的基本結構、特性、工作原理、基本參數、工藝和版圖等這些基礎知識都是一知半解,因此對門級電路的整體設計分析難以理解和掌握,會影響學生的學習熱情及教學效果;而若在“數字集成電路設計”課程中添加入相關知識,與“CMOS模擬集成電路設計”課程中本應有的器件、工藝和版圖的相關內容又會出現重疊。在調整后的課程設置中,先開設了“CMOS模擬集成電路設計”課程,將器件、工藝和版圖的基礎知識首先進行講授,令學生對于各器件在電路中所起的作用及特性能夠熟悉了解;在隨后“數字集成電路設計”課程的學習中,對于應用各器件進行電路構建時會更加得心應手,達到較好的教學效果,同時也避免了內容重復講授的問題。此外,這樣的課程設置安排,將有利于本科生在“大學生集成電路設計大賽”的參與和競爭,避免因學期課程的設置問題,導致學生還未深入地接觸學習相關的理論課程及實驗課程,從而出現理論知識儲備不足、實踐操作不熟練等種種情況,致使影響到參賽過程的發揮。調整課程安排后,本科生通過秋季學期中基礎理論知識的學習以及實踐操作能力的鍛煉,在參與春季大賽時能夠確保擁有足夠的理論知識和實踐經驗,具有較充足的參賽準備,通過團隊合作較好地完成大賽的各項環節,贏取良好賽果,為學校、學院及個人爭得榮譽,收獲寶貴的參賽經驗。其次,適當降低理論課難度,將教學重點放在掌握集成電路設計及分析方法上,而不是讓復雜煩瑣的公式推導削弱了學生的學習興趣,讓學生能夠較好地理解和掌握集成電路設計的方法和流程。第三,在選擇優秀國內外教材進行教學的同時,從科研前沿、新興產品及技術、行業需求等方面提取教學內容,激發學生的學習興趣,實時了解前沿動態,使學生能夠積極主動地學習。
二、變革教學理念與模式
CDIO(構思、設計、實施、運行)理念,是目前國內外各高校開始提出的新型教育理念,將工程創新教育結合課程教學模式,旨在緩解高校人才培養模式與企業人才需求的沖突[4]。在實際教學過程中,結合黑龍江大學集成電路設計與集成系統專業的“數模混合集成電路設計”課程,基于“逐次逼近型模數轉換器(SARADC)”的課題項目開展教學內容,將各個獨立分散的模擬或數字電路模塊的設計進行有機串聯,使之成為具有連貫性的課題實踐內容。在教學周期內,以學生為主體、教師為引導的教學模式,令學生“做中學”,讓學生有目的地將理論切實應用于實踐中,完成“構思、設計、實踐和驗證”的整體流程,使學生系統地掌握集成電路全定制方案的具體實施方法及設計操作流程。同時,通過以小組為單位,進行團隊合作,在組內或組間的相互交流與學習中,相互促進提高,培養學生善于思考、發現問題及解決問題的能力,鍛煉學生團隊工作的能力及創新能力,并可以通過對新結構、新想法進行不同程度獎勵加分的形式以激發學生的積極性和創新力。此外,該門課程的考核形式也不同,不是通過以往的試卷筆試形式來確定學生得分,而是以畢業論文的撰寫要求,令每一組提供一份完整翔實的數據報告,鍛煉學生撰寫論文、數據整理的能力,為接下來學期中的畢業設計打下一定的基礎。而對于教師的要求,不僅要有扎實的理論基礎還應具備豐富的實踐經驗,因此青年教師要不斷提高專業能力和素質。可通過參加研討會、專業講座、企業實習、項目合作等途徑分享和學習實踐經驗,同時還應定期邀請校外專家或專業工程師進行集成電路方面的專業座談、學術交流、技術培訓等,進行教學及實踐的指導。
三、加強EDA實踐教學
首先,根據企業的技術需求,引進目前使用的主流EDA工具軟件,讓學生在就業前就可以熟練掌握應用,將工程實際和實驗教學緊密聯系,積累經驗的同時增加學生就業及繼續深造的機會,為今后競爭打下良好的基礎。2009—2015年,黑龍江大學先后引進數字集成電路設計平臺Xilinx和FPGA實驗箱、華大九天開發的全定制集成電路EDA設計工具Aether以及Synopsys公司的EDA設計工具等,最大可能地滿足在校本科生和研究生的學習和科研。而面對目前學生人數眾多但實驗教學資源相對不足的情況,如果可以借助黑龍江大學的校園網進行網絡集成電路設計平臺的搭建,實現遠程登錄,則在一定程度上可以滿足學生在課后進行自主學習的需要[5]。其次,根據企業崗位的需求可合理安排EDA實踐教學內容,適當增加實踐課程的學時。如通過運算放大器、差分放大器、采樣電路、比較器電路、DAC、邏輯門電路、有限狀態機、分頻器、數顯鍵盤控制等各種類型電路模塊的設計和仿真分析,令學生掌握數字、模擬、數模混合集成電路的設計方法及流程,在了解企業對于數字、模擬、數模混合集成電路設計以及版圖設計等崗位要求的基礎上,有針對性地進行模塊課程的學習與實踐操作的鍛煉,使學生對于相關的EDA實踐內容真正融會貫通,為今后就業做好充足的準備。第三,根據集成電路設計本科理論課程的教學內容,以各應用軟件為基礎,結合多媒體的教學方法,選取結合于理論課程內容的實例,制定和編寫相應內容的實驗課件及操作流程手冊,如黑龍江大學的“CMOS模擬集成電路設計”和“數字集成電路設計”課程,都已制定了比較詳盡的實踐手冊及實驗內容課件;通過網絡平臺,使學生能夠更加方便地分享教學資源并充分利用資源隨時隨地地學習。
四、搭建校企合作平臺
[摘要]提出了一種開放式、多層次的“五自”實驗教學模式,應用了自由選題與分組、自行管理與實現、自主設計與實施、自行調試與安裝和自主答辯與論文完成的“五自”實驗考核方法,解決了以往傳統實驗教學內容與實際脫節、考核方式單一、學員主動參與性差等問題。該模式激發了學員學習電子技術類課程的興趣,培養了團隊協作精神,加強了實踐操作技能,鍛煉了學員對完整科研活動的過程和結果的總結表達、陳述能力,為畢業后第一任職崗位要求奠定了基礎。
[關鍵詞]電子技術課程;教學模式;實驗教學
0引言
《模擬電子技術》課程是第四軍醫大學生物醫學工程專業一門非常重要的骨干專業基礎課程,主要是培養學員對模擬電路的分析、設計、調試等能力,為其畢業后能夠勝任軍隊醫療衛生裝備的維修與研發崗位需求打下堅實的理論基礎。《模擬電子技術》課程的授課內容涵蓋器件、電路及電路應用3個部分,要求學員完成課程學習后,應具備會計算電路參數、會選擇器件、會設計電路、會測試電路參數“四會”基本技能[1]。實驗是《模擬電子技術》課程非常重要的教學環節,通過實驗既可以檢驗學員的理論學習效果,又能提高學員的實際動手能力。但是,傳統的實驗教學模式主要以驗證性實驗為主,即教員指定實驗內容、提供實驗元器件和實驗儀表,學員按照教材中的電路圖完成實驗、測試電路參數后完成實驗報告,整個過程學員始終處于被動,不能形成實驗過程教與學動態交互的平臺,無法激發學員對電子技術的興趣,距離培養創新性思維方式甚遠[2-5]。在這種實驗教學模式下,學員只是能夠計算電路參數、測試電路參數,并不知道如何選擇器件、如何設計電路,無法滿足實用、高素質軍隊醫療衛生裝備研發人才的培養目標和要求。針對以上問題教學組融合課程特點,在實驗教學設計中大膽創新與改革。在完成模擬電子技術經典實驗項目的前提下,整合驗證性實驗內容,將實踐教學拓展由課堂延伸到課外[6-7],增加以問題和需求牽引為導向的綜合設計性實驗,開放性地提出了“五自”實驗教學模式;引導學員主動參與實際科研活動,靈活地選取探索的方法,為學員提供發展創造性思維和實踐的機會,激發了學員對電子技術類課程學習的熱情,同時加強了團隊的協作,鍛煉了對科研活動的總結和表達能力。
1“五自”實驗教學模式
調動學員在《模擬電子技術》課程實驗過程的主觀能動性和學習積極性,教學組在基本要求“會分析計算、會使用常用的儀器儀表、會測量基本的參數”的指標基礎上增加了“會設計電路”和“會選元器”件2個環節;開放性地提出學員自由選題與分組、自行管理與實現、自主設計與實施、自行調試與安裝以及自主答辯與論文完成的“五自”實驗教學模式。現將具體實施步驟介紹如下。
1.1自由選題與分組
摘要:數字電路的設計對數字電路的應用起到重要作用,集成電路成為應用的主旋律,在數字電路設計過程中,我們通常選擇數字集成電路,數字集成電路比其它電路具有很強的抗干擾性能,這是其在應用過程中主要的優勢。本論文主要從硬件抗干擾技術在數字電路設計環節的應用、軟件抗干擾技術在數字電路設計環節的應用、案例分析進行闡述數字電路設計中的抗干擾技術分析,希望為研究數字電路設計的專家與學者提供理論參考。
關鍵詞:數字電話設計;抗干擾技術;分析
科學技術不斷發展,促進了電子設備的不斷提高,現在人們廣泛應用電子設備,尤其智能手機的應用,其用戶不斷增加,用電設備密度不斷增加,在空間應用過程中,可能造成電磁環境的不斷惡化,電子設備之間可能造成干擾,影響電子設備的正常工作,必須提高電子設備之間的抗干擾性能,因此我們在數字電路設計的過程中,采用數字電路集成電路的方式進行提高抗干擾性能,利用科技手段,不斷提升抗干擾能力,符合現在數字電路設計的發展趨勢。
1硬件抗干擾技術在數字電路設計環節的應用
1.1安全接地技術
安全接地技術是一種常用的技術,把機殼接入大地,讓電量轉移到大地,減少電荷積累情況,減少因為靜電等原因造成人與機械設備等受到安全影響。設備裝置在實際應用過程中,絕緣層可能出現破損等現象,就可能造成機殼帶帶電,這時候的電量是足夠大的,不能及時轉移,可能造成嚴重的后果,利用安全接地技術可以把多余電荷轉移出去,還能及時切斷電源等,對其安全性能起到保護作用。
1.2避雷擊接地技術